1.負(fù)責(zé)DDR數(shù)字方向的架構(gòu)設(shè)計(jì),包括數(shù)據(jù)流分析和應(yīng)用場(chǎng)景下的性能、時(shí)序、面積、功耗優(yōu)化;
2.負(fù)責(zé)DDR數(shù)字子系統(tǒng)的性能設(shè)計(jì)和架構(gòu)優(yōu)化;
3.負(fù)責(zé)DDR子系統(tǒng)數(shù)字部分交付;
4.負(fù)責(zé)DDR的端到端設(shè)計(jì),包括Spec和方案制定、模塊RTL編碼、時(shí)鐘復(fù)位設(shè)計(jì)、低功耗設(shè)計(jì)等。
任職條件:
1.本科及以上學(xué)歷,碩士研究生優(yōu)先,3年以上工作經(jīng)驗(yàn);
2.電子、通信、計(jì)算機(jī)、半導(dǎo)體物理等相關(guān)專業(yè),精通Verilog語(yǔ)言,有系統(tǒng)性能調(diào)優(yōu)經(jīng)驗(yàn)優(yōu)先;
3.有DDR方向數(shù)字開(kāi)發(fā)經(jīng)驗(yàn),帶頭人或核心骨干角色,1款以上芯片流片經(jīng)驗(yàn);有完整DDR Controller+PHY開(kāi)發(fā)經(jīng)驗(yàn)者優(yōu)先 ;
4.具有良好的溝通表達(dá)能力和團(tuán)隊(duì)合作精神。